绑定机构
扫描成功 请在APP上操作
打开万方数据APP,点击右上角"扫一扫",扫描二维码即可将您登录的个人账号与机构账号绑定,绑定后您可在APP上享有机构权限,如需更换机构账号,可到个人中心解绑。
欢迎的朋友
导航
万方知识发现服务平台
排序:
范围:
发明专利 CN201810462802.2
摘要:本发明公开了一种散热器及一种固态硬盘,该散热器包括主板部和散热部,主板部的一表面分为相邻的第一区域和第二区域,散热部凸出设置在第一区域上,第二区域用于与固态硬盘的存储单元接触。本发明的散热器可以对固态硬盘的存储单元实现高效散热的目的,提高了固态硬盘的使用寿命。
发明专利 CN201810445046.2
京东方科技集团股份有限公司 合肥京东方光电科技有限公司 2018-05-10
摘要:本发明实施例公开一种移位寄存器及其驱动方法、栅极驱动电路、显示装置,该移位寄存器包括:传输子电路在第一信号端和第二信号端的控制下,向第一节点提供第一输入端或第二输入端的信号;存储子电路在第一节点、第一时钟信号端和第二时钟信号端的控制下,向第二节点提供第一电源端或第二电源端的信号,还用于在第二输出端、第一时钟信号端和第二时钟信号端的控制下,保持第二节点的电位;输出控制子电路在第二节点的控制下,向第二输出端提供第一电源端或第二电源端的信号,还用于在第二输出端和第二时钟信号端的控制下,向第一输出端提供第一电源端或第二电源端的信号,本发明保证了显示面板的工作稳定性、使用可靠性和显示效果。
发明专利 CN201810405812.2
摘要:本发明公开了一种DDR4标准的输入接收器电路,包括第一晶体管MP1、第二晶体管MP2、第三晶体管MP3、第四晶体管MP4、第五晶体管MP5、第六晶体管MN1、第七晶体管MN2、第八晶体管MN3、第九晶体管MN4、第一反相器、第二反向器、第三反相器和第四反相器,其中MN4、MP5组成占空比调节电路,用于改善输出占空比。本发明的DDR4标准高速接收器电路具有结构简单、传输带宽高、传输延时小等优点。
发明专利 CN201810387334.7
京东方科技集团股份有限公司 鄂尔多斯市源盛光电有限责任公司 2018-04-26
摘要:本发明实施例公开了一种移位寄存器及其驱动方法、栅极驱动电路,其中,移位寄存器包括:第一输入子电路,用于在第一扫描端的控制下,向第一节点提供第一输入端的信号;上拉子电路,用于在第一节点的控制下,向第一上拉节点和第二上拉节点提供第一电源端的信号;输出子电路,用于在第一上拉节点的控制下,向第一输出端提供第一时钟信号端的信号,在第二上拉节点的控制下,向第二输出端提供第二时钟信号端的信号。本发明实施例通过一级移位寄存器输出两个信号驱动两行栅线,减少了移位寄存器的数量,不仅减少了占用的布线空间,满足窄边框的要求,还降低了成本。
发明专利 CN201810380182.8
摘要:本发明提供一种杨氏模量高、密度低的玻璃组合物。玻璃组合物,其组成按摩尔百分比表示,含有:SiO2 52‑70%、B2O3 5‑10%、Al2O3 5‑15%、CaO 8‑20%、MgO 5‑18%。本发明使用常用的化工原料,通过合理设计各组分的含量,使本发明的玻璃组合物的杨氏模量高、密度低,耐热性和化学稳定性好,高温粘度相对较小,原料成本低,制造中易于消除条纹与气泡,适用于硬盘基板制作以及其他需要高杨氏模量材料的领域。
发明专利 CN201810380946.3
京东方科技集团股份有限公司 合肥京东方光电科技有限公司 2018-04-25
摘要:本发明公开了一种移位寄存器单元、驱动方法、栅极驱动电路及显示装置,属于显示技术领域。该移位寄存器单元包括:输入模块、输出模块、下拉控制模块和下拉模块;输入模块用于在来自第一时钟信号端的第一时钟信号的控制下,向上拉节点输入来自输入信号端的输入信号;输出模块用于在上拉节点的控制下,向输出端输入来自第二时钟信号端的第二时钟信号;下拉控制模块用于在第一时钟信号的控制下,向下拉节点输入第一时钟信号,以及,在上拉节点的控制下,向下拉节点输入来自电源端的电源信号;下拉模块用于在下拉节点的控制下,向输出端输入电源信号。本发明减少了栅极驱动电路在显示装置中所占用的版图面积,有利于窄边框的实现。
发明专利 CN201810371996.5
摘要:本发明实施例公开了一种半导体存储器的循环冗余校验装置及半导体存储器。循环冗余校验装置包括存储控制器,用于提供第一帧检查序列及第一数据块进行写入操作且产生第一校验读取命令;校验电路接收第一数据块被执行写入操作后传输至校验电路形成的第二数据块和第一帧检查序列,并产生循环冗余校验结果;输出控制电路用于根据第一校验读取命令和第一时钟信号分别生成输出指令和第二时钟信号;缓存电路用于根据输出指令输出循环冗余校验结果;输出电路用于接收第二时钟信号并根据第二时钟信号输出循环冗余校验结果,以使循环冗余校验结果从输出电路输出的时刻相对于第一校验读取命令延迟的时钟周期数为第一预设值,第一预设值为大于1的正整数。
发明专利 CN201810367566.6
摘要:本发明公开一种半导体存储器及用于控制半导体存储器功能模块工作状态的控制电路,半导体存储器包括n个功能模块,控制电路包括分时控制电路和n个电源驱动模块;分时控制电路包括用于接收总控制信号的输入端,并根据总控制信号产生边沿依次错开的n个使能信号;电源驱动模块分别与使能信号输出端和功能模块连接,电源驱动模块用于根据所接收的使能信号控制对应的功能模块的工作状态,n个电源驱动模块分别根据n个使能信号控制功能模块依次顺序导通并以相反的顺序关断。本发明半导体存储器控制电路通过半导体存储器不同操作按照响应顺序分时开启或者关闭,有效降低了同时开启或者关闭时半导体存储器的峰值电流,且减小了半导体存储器的功耗。
发明专利 CN201810369114.1
摘要:本发明实施例公开了一种存储器的写操作控制电路,控制方法及存储器。写操作控制电路,包括:控制信号产生电路,用于根据接收到的列地址写入延迟信号产生控制信号,以使针对一个所述列地址写入延迟信号产生一个对应的所述控制信号,所述列地址写入延迟信号所表示的二进制数与对应的所述控制信号所表示的二进制数之差为第一数值,每个所述列地址写入延迟信号对应一个预设值;以及列地址写入延迟电路,与所述控制信号产生电路连接以接收所述控制信号,用于接收第一写命令并根据所述控制信号将所述第一写命令延迟所述预设值个时钟周期得到第二写命令。同步动态随机存储器包括上述写控制电路。本发明对列地址写入延迟电路的时序控制逻辑较为简单。
发明专利 CN201810360087.1
摘要:本发明涉及音频剪辑制作技术领域,公开了一种音频工作站管理方法和系统,包括以下步骤,获取声音录制请求并开始录制;获取当前原始视频中原始音的原音时长;获取配音人员的配音音频并基于配音音频得出配音音频时长;判断原音时长与配音音频时长的时长差是否小于第一预设时长;若是,则基于配音人员的配音音频在剪辑生成后期音;若否,则删除配音音频并在第二预设时长后开始下一次声音的录制;若是原音时长与配音音频时长的时长差大于预设值,则删除配音音频,并开始下一次录制,减少了音频剪辑人员的工作量。
发明专利 CN201810348176.4
摘要:本发明实施例公开了一种用于半导体存储器的存储矩阵及半导体存储器。存储矩阵包括列地址线,列地址线的输入端和列地址线的输出端之间连接有多个负载;驱动器,连接于列地址线的输入端,用于驱动第一选通脉冲从列地址线的输入端传输至列地址线的输出端以驱动负载,并在列地址线的输出端形成第二选通脉冲;连接线,连接线的输入端连接驱动器且连接线和列地址线接收同一第一选通脉冲,驱动器还用于驱动第一选通脉冲传输至连接线的输出端,形成第一控制脉冲;整形电路,与列地址线的输出端和连接线的输出端连接,用于根据第一控制脉冲调整第二选通脉冲的上升沿的形状,以得到第三选通脉冲,其中,第三选通脉冲的上升沿比第二选通脉冲的上升沿陡峭。
发明专利 CN201810339050.0
摘要:本发明公开了一种转盘式光盘库,属于光盘库技术领域。该装置包括壳体、盘架、光盘驱动器、外部接口和控制装置,壳体上设置光盘出入口;盘架可转动安装于中心轴上,盘架顶面以中心轴为中心呈辐射状挖设多个存置槽;光盘驱动器设置在壳体内部,与每一个存置槽均能够对应连通,其上设置第一驱动机构,用于将光盘在存置槽和光盘驱动器之间移动。控制装置具有命令编解码能力,能够识别查询预存取的存置槽信息、存储或取出的光盘信息以及网络配置的指令。将光驱内置,不用取出光盘,接入网络就能直接访问光盘库、读取光盘数据,操作简单、使用方便,外部接口能够连接用户终端。
发明专利 CN201810340015.0
京东方科技集团股份有限公司 合肥鑫晟光电科技有限公司 2018-04-16
摘要:本发明公开了一种移位寄存器单元,包括:输入电路,第一输出电路;削角电路,其第一端与第二时钟信号端连接,其第二端与所述第一输出端连接,其第三端与复位电压信号端连接,用于从所述第二时钟信号端接收第二时钟信号、从所述复位电压信号端接收复位电压信号,并输出削角信号到所述第一输出端;其中,所述第二时钟信号的幅值小于所述第一时钟信号的幅值,且所述第二时钟信号的占空比小于所述第一时钟信号的占空比。本发明还公开了一种移位寄存器单元的控制方法、栅极驱动装置、阵列基板、显示装置。本发明提出的移位寄存器单元及其控制方法、栅极驱动装置、阵列基板、显示装置,能够一定程度上改善显示画面品质。
发明专利 CN201810326324.2
摘要:本发明提供了一种电荷泵驱动电路,所述电荷泵驱动电路包括第一脉冲产生电路和第二脉冲产生电路,其中:所述第一脉冲产生电路和所述第二脉冲产生电路均连接一电荷泵;所述第一脉冲产生电路为所述电荷泵提供一系列的第一脉冲信号;所述第二脉冲产生电路响应于一地址转换检测信号,并根据所述地址转换检测信号产生第二脉冲信号,并提供至所述电荷泵或所述第一脉冲产生电路;所述第一脉冲产生电路根据所述第二脉冲信号产生所述第一脉冲信号。
发明专利 CN201810327017.6
摘要:本发明提供了一种电荷泵漏电流调节电路,所述电荷泵漏电流调节电路包括偏置电压产生电路和第一晶体管,其中:所述偏置电压产生电路产生一偏置电压,所述偏置电压与电源电压成正比;所述第一晶体管的栅极耦合至所述偏置电压;所述第一晶体管的漏极耦合至一电荷泵的输出端,所述第一晶体管的漏极电压与所述电源电压成正比,所述第一晶体管的源极接地;流过所述第一晶体管源漏极的电流与所述电源电压成正比,所述电源电压为所述电荷泵供电。
发明专利 CN201810318941.8
南京邮电大学 2018-04-11
摘要:本发明公开了基于光电器件的动态随机存取存储单元及其制备方法,该动态随机存取存储单元的结构主要由动态存储电路和外部光纤引线组成。其中,动态存储电路由光敏二极管、激光二极管、存储电容、放电电阻、电源组成;外部光纤引线由读/写两条光纤组成,写入光纤从光敏二极管引出,读出光纤从激光二极管引出。本发明通过二极管利用光电转换进行读写,并利用电容进行动态存储,相比于传统利用MOS管的动态随机存取存储单元,具有高集成度等优点,同时利用光纤作为信号连接线,具有激光读写的高速度、高抗干扰、抗噪声等优点。
发明专利 CN201810314046.9
摘要:本公开提供了一种对FPGA配置数据进行升级的电路,包括:一个封装体,其内部包含有至少一个存储器单元,以及一个控制器单元,所述控制器单元连接到存储器单元,包括JTAG处理电路、存储器控制电路、配置控制电路、存储器控制切换电路、版本切换控制电路、重注数据接收与传输电路。由于对电路中控制单元结构的改进,只需要将FPGA以及本电路芯片配合使用,即可完成FPGA的配码重注和配码版本切换,无需额外的元器件,减少了系统的硬件开销。
发明专利 CN201810277655.1
摘要:本发明公开了一种移位寄存器单元、栅极驱动电路、显示面板及显示装置,在移位寄存器单元正常输出扫描信号以驱动显示面板中的栅线扫描时,通过扫描控制电路、复位电路、节点控制电路以及输出电路输出扫描信号。通过电荷释放电路向上拉节点与下拉节点输入第二参考信号端的信号,控制移位寄存器单元停止输出扫描信号,向输出信号端输出第一参考信号端的信号,控制显示面板中的TFT均导通以释放电荷。在显示面板中的像素电极释放电荷之后,通过放电控制电路向上拉节点和下拉节点中的一个节点输入第一参考信号端的信号,并与输出电路相互配合,使输出信号端的电平拉低,改善再次正常扫描时的大电流问题。
发明专利 CN201810291691.3
京东方科技集团股份有限公司 鄂尔多斯市源盛光电有限责任公司 2018-03-30
摘要:一种移位寄存器单元及其驱动方法、栅极驱动电路及显示装置,该移位寄存器单元包括输入电路、第一上拉节点复位电路和输出电路。所述输入电路包括输入端和位于对上拉节点充电的充电路径中的第一节点,配置为响应于所述输入端的输入信号对所述上拉节点充电,以及之后在下拉节点的电平的控制下可对所述第一节点进行放电。所述第一上拉节点复位电路配置为响应于第一复位信号对所述上拉节点进行复位。所述输出电路配置为在所述上拉节点的电平的控制下,将时钟信号输出至输出端。该移位寄存器单元可以避免GOA电路因为输入端的晶体管阈值电压负偏导致的切换扫描方向后无输出的现象,增强了电路的信赖性,并且具有较大的阈值电压偏移余量。
发明专利 CN201810291812.4
京东方科技集团股份有限公司 合肥京东方光电科技有限公司 2018-03-30
摘要:本发明公开了一种移位寄存器单元、栅极驱动电路、显示面板及显示装置,包括:输入电路、第一控制电路、第二控制电路、级联信号输出电路、第一扫描输出电路、第二扫描输出电路;通过上述六个电路相互配合,可以使级联信号输出端输出级联信号以实现级联移位触发,以及使第一扫描信号输出端输出第一扫描信号,第二扫描信号输出端输出第二扫描信号,其中,第一扫描信号与第二扫描信号具有一定相位差,从而使每个移位寄存器单元输出具有一定相位差的两个扫描信号,以对应显示面板中的两行栅线,从而可以使栅极驱动电路中移位寄存器单元的数量减半,从而降低栅极驱动电路的占用空间,进而实现超窄边框设计。
公   告

北京万方数据股份有限公司在天猫、京东开具唯一官方授权的直营店铺:

1、天猫--万方数据教育专营店

2、京东--万方数据官方旗舰店

敬请广大用户关注、支持!查看详情

手机版

万方数据知识服务平台 扫码关注微信公众号

学术圈
实名学术社交
订阅
收藏
快速查看收藏过的文献
客服
服务
回到
顶部